什么是電容耦合測試?有什么優(yōu)點(diǎn)
2020-05-19 12:01:49
666
電容耦合測試作為SMT加工中經(jīng)常用到的測試之一,不僅能查多種IC封裝器件的開(kāi)路、橋連缺陷,如PLCC、QFP、DIP,還可以發(fā)現組件中非硅元器件中的連接開(kāi)路。它的原理是:在被測器件上放置一塊金屬片感應器,器件引腳架、金屬片感應器及封裝材料三者就形成一個(gè)電容,然后每一個(gè)引腳依次加入AC激勵,同時(shí)接收耦合到該IC頂部金屬片感應器的感應信號(典型值為8~50mV)。
從IC封裝引線(xiàn)框耦合到檢測板的信號,其大小對連通引腳比開(kāi)路引腳要大,因此測量到的差值就能判斷是否開(kāi)路。但為了確定每個(gè)器件引腳是否正常連接,必須設定相對應的信號值(也稱(chēng)閾值),低于閾值就被認為是開(kāi)路,高于閾值則是正常連接。通常采用一塊已經(jīng)認定的組件板來(lái)獲取實(shí)際測試值作為閾值。
電容耦合測試的優(yōu)點(diǎn)
1. 能測試常見(jiàn)IC,如QPC、PLCC、SOIC引腳的開(kāi)路故障;
2. 編程方便,任何IC不論其大小,復雜程度,編程只需要幾分鐘;
3. 測試編程無(wú)需器件信息;
4. 診斷精度到器件的引腳;
5. 不論數字器件還是模擬器件,只要有內部引腳支架即可;
6. 只需要很小的硬件及軟件就能在ICT上應用;
7. 能測鏈接器的開(kāi)路故障,受PCB布局影響小。
由于這種測試方法是以電容性控頭或傳感器與器件引線(xiàn)框架之間的電容耦合為前提條件的,所以有靜電屏蔽,如金屬蓋以及對于軟包裝板芯片,對倒裝芯片此方法不適用。
標簽:
pcba